DDR5内存新突破:安全、可靠性与电源管理全面提升 - 闲芯交易网
DDR5内存新突破:安全、可靠性与电源管理全面提升

随着人工智能工作负载的不断增加,内存设备级别的安全性和电源管理变得日益重要。因为模型和专有算法代表着极高的知识产权价值,而以AI驱动的数据中心正威胁着能耗的激增。新近,JEDEC固态技术协会对DDR5 SDRAM标准进行了更新,旨在增强其安全性和可靠性,同时Rambus也在DDR5 DIMM上增添了电源管理功能。DDR5的架构支持更精细的安全缓解和电源管理措施。

JESD79-5C DDR5 SDRAM标准通过引入每行激活计数(PRAC)技术,提高DRAM数据完整性从而在从高性能服务器到新兴技术如AI和机器学习等广泛应用中提升性能并增强安全性。PRAC可以精确统计DRAM激活次数到特定行,一旦检测到过度激活,系统会被提醒暂停传输,留出时间进行缓解措施。

JEDEC JC-42委员会主席Christopher Cox指出,安全是DRAM设计的基石,不论是DDR, LPDDR, GDDR还是HBM。但随着威胁的不断演变,一旦发现漏洞,就必须在相应的记忆标准中进行解决。为了应对像RowHammer这样的安全威胁,DDR5增加了额外的缓解措施,即在DRAM的每一行中添加计数器,监测非正常活动。

此外,为了保持平衡安全性、性能与电源管理,Rambus推出了新一代的DDR5服务器电源管理IC(PMIC),这不仅能够支持更多内存通道、更高容量模块和更大带宽,还能满足JEDEC极高、高和低电流规格的产品需求。

约五年前,针对DIMM的电源管理初步形成了解决方案。以往DDR生成中电源是在主板上调节的,随着供电电压为保持较高数据速率而降低,维持期望电压水平因IR drop(电流通过电阻时的电压降)而日益复杂。DDR5 RDIMM上实施的PMIC几乎消除了IR drop,使得数据中心倾向于尽可能高的电压送到使用端点附近。DDR5 DIMM能够降低所需的电压,确保性能目标的达成,同时确保电源完整性。

更重要的是,Rambus还着力于DRAM的安全挑战,包括RowHammer攻击。其地址映射置换和重新分配技术(RAMPART)通过在每个DRAM重新映射地址,来缓解RowHammer攻击并通过将RowHammer比特翻转限制在单一设备内对任何受害行地址起到提升服务器内存系统可靠性的作用。与当今的错误检测和修正方法相结合,采用RAMPART技术的系统可以检测并更正来自成功攻击的比特翻转,允许内存系统自我修复。

总之,DDR5 DIMM内添加的电源管理和安全功能成为可能,归功于更智能的DIMM架构,它帮助实现了在保持单模块基础上的电力内同增加内存带宽和容量的行业目标。

Intel Xeon,服务器级处理器
AMD Ryzen,桌面及服务器级处理器
NVIDIA Tegra,嵌入式系统和汽车
Qualcomm Snapdragon,移动设备
Samsung Exynos,移动和嵌入式系统
Broadcom NetXtreme,网络通信
热门标签
热门文章